Percobaan 1 kondisi 17
4. Prinsip Kerja [Kembali]
5. Link Download
[Kembali]
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=1, B2=1, B3=clock, B4=0, B5=don't care, B6=0
2. Gambar Rangkaian Simulasi
[Kembali]
4. Prinsip Kerja [Kembali]
Pada percobaan 1 kondisi 17, digunakan 2 jenis flip flop yaitu D flip flop dan JK flip flop. Kondisi 17 memiliki ketentuan input B0=1, B1=1, B2=1, B3=clock, B4=0, B5=don't care, B6=0. Dimana B1 dan B0 untuk pengendali kedua flip flop. B2 inputan J, B3 inputan CLK pada JK flip flop dan B4 inputan K. Sedangkan B5 sebagai inputan D dan B6 menginput Clock ke D flip flop.
Pertama kita tinjau dahulu JK flip flop. Clock yang digunakan bersifat aktif low dimana rangkaian hanya bekerja ketika clock bernilai low atau 0. B2=1 maka pada J=1 dan B4=0 maka pada K=0. Output yang didapatkan Q=1 dan Q'=0 sesuai dengan tabel kebenaran.
Lalu kita tinjau D flip flop. Clock yang digunakan bersifat aktif high yang berarti hanya bekerja saat clock bernilai 1. B5 diabaikan pada kondisi 17 ini, dan B6=0. Karena clock aktif high dan B6=0, maka clock tidak akan aktif sehingga D flip flop ini tidak bekerja. Dan output yang sesuai dengan keadaan floating.

Tidak ada komentar:
Posting Komentar